# APLICAȚIA 6 IMPLEMENTAREA CIRCUITELOR DE DEPLASARE BARREL SHIFTER

#### 1. Rezumat

Acest laborator își propune implementarea unui circuit care realizează deplasarea cu un număr variabil de poziții – barrel shifter pe 4 biți. Acesta poate deplasa de la 0 la 3 poziții la dreapta. Se cere implementarea unui barrel shifter pe 4 biți cu deplasare la dreapta. Circuitul descris este un circuit combinațional care are 4 biți de intrare pentru operand, 2 intrări de selecție (indexul de shiftare) și 4 ieșiri corespunzătoare valorii deplasate la dreapta cu o valoare egală cu cea de la intrările de selecție.

#### Obiectivele lucrării

Obiectivul acestui laborator este acela de implementare a unui circuit combinațional clasic folosind construcția Verilog HDL *for* ... *generate*. De asemenea se cere descrierea Verilog a modulului și verificarea funcționării corecte folosind placa Nexys-2.

#### **Objective tehnice**

- 1. Familiarizare cu construcția for .. generate.
- 2. Implementare circuit folosind circuite simple de tip multiplexor 2-
- 3. Sinteză și implementare design pe placa FPGA Nexys-2.

#### Timp necesar

2-3 ore

### Pregătirea pentru laborator

- Citiți documentul înainte de a începe realizarea practică.
- Salvați output-urile pentru fiecare cerință sau anunțați cadrul didactic în vederea prezentării rezultatelor.

# Echipamente și Materiale

Acces la software-ul Xilinx

| Necesar                                                      | Cantitate |
|--------------------------------------------------------------|-----------|
| Software ISE® WebPACK <sup>TM</sup> 14.4 de pe pagina de WEB | 1         |
| Xilinx, www.xilinx.com                                       |           |
| Plugin Digilent (www.digilent.com)                           | 1         |
| Placă Digilent Nexys 2                                       | 1         |
| Cablu PMOD                                                   | 1         |
| Placă de expansiune - PMODSw                                 | 1         |

# 2. Unitate de deplasare de tip barrel shifter

# 2.1 Multiplexorul 2-1

Multiplexorul este un circuit logic combinațional ce conectează ieșirea aceestuia la una din cele n intrări. Selecția unuia din cele n intrări se face cu ajutorul a celor  $\lceil \log_2 n \rceil$  intrări de selecție. Multiplexorul poate fi privit ca un comutator digital. Cel mai simplu tip de multiplexor este cel cu 2 intrări de date, o intrare de selecție și o ieșire.



Fig. 6.1 – Schema bloc și tabel de funcționare a multiplexorului cu 2 intrari (sursa 1.[11])

Acest tip de multiplexor se poate modela în mod simplu folosind atât descrieri comportamentale, precum și descrieri flux de date, exemplificate prin cele două fragmente de cod Verilog de mai jos.

```
module mux2 1 flux date
       (input a,b,
       input sel,
       output o);
       assign\ o = sel\ ?\ b:a;
endmodule
module mux2_1_comp
       (input a,b,
       input sel,
       output reg o);
       always
         @(a,b,sel)
       begin
          o = a;
          if(sel)
               o = b;
          else
               o = a;
       end
```

endmodule

# 2.2 Unitate de deplasare de tip barrel shifter

Circuitele de tip barrel shifter sunt folosite pentru operațiile de deplasare a unei valori binare cu un număr variabil de poziții. Practic, având două numere A (pe n biți), respectiv B (pe m biți), un barrel shifter e folosit pentru operații de tip A>>B, A<<B, respectiv operații de rotire a lui A cu B. În continuare vom descrie un astfel de circuit ce operează shiftări logice la dreapta, de tip A>>B. Un astfel de circuit este compus din mai multe niveluri de multiplexoare 2-la-1. Structura unui barrel shifter pe 4 biti cu 2 linii de intrare pentru selectie este prezentată în continuare:



Fig. 6.2 – Schema bloc barrel shifter cu index pe 2 biţi şi operand pe 4 biţi (sursa 1.[11])

Un barrel shifter funcționează în felul următor:

- Prima linie de multiplexoare face selecție între A şi A shiftat la dreapta cu o poziție. Selecția este realizată de rangul cel mai puțin semnificativ a lui B. Practic se va shiftarea la dreapta cu 2º \* B[0] poziții.
- A doua linie de multiplexoare face o selecție între rezultatul primei linii și acesta shiftat la dreapta cu două poziții, selecție realizată prin intermediul lui B[1]. Practic se realizează o shiftare cu 2<sup>1</sup> \* B[0] poziții. În mod analog, se comportă fiecare linie de multiplexoare.

#### 2.3 Construcția for..generate

Foarte utile pentru design-urile care necesită replicarea unor subcomponente sunt instrucțiunile de tip *generate*. Acestea permit selecția sau replicarea unor secvențe de cod în faza premergătoare simulării (faza de elaborare / elaboration time) în care toate modulele din design sunt conectate și referințele ierarhice sunt soluționate. Un bloc *generate* este marcat de cuvintele cheie *generate* ... *endgenerate*.

Trei tipuri de construcții sunt posibile:

- Generate-loop
- Generate-case
- Generate-condiționat

*Generate-loop* este folosit pentru replicare de cod în faza de elaborare a ierarhiei de module în vederea simulării. Este necesară declararea unei

variabile de tip *genvar* care să fie folosită drept contor al buclei for din generate-loop.

În continuare un exemplu pentru o poartă xor word-gate.

```
module xor_w
( input wire [7:0] in1,in2,
output wire [7:0] x
);

//declararea variabilei pentru generate-loop
genvar i;

//generate-loop-ul
generate
for (i=0; i<8; i=i+1)
begin: multiplicare_xor
assign x[i] = in1[i] ^ in2[i];
end
endgenerate
```

endmodule

Există și posibilitatea realizării unei selecții în faza de elaborare, prin testarea unei condiții *statice* (depinde exclusiv de evaluarea unor constante și/sau parametri, nu semnale sau variabile). Similar se poate folosi și o construcție de tip *case* pentru a realiza o selecție condiționată multiplă.

Dacă modificăm exemplul anterior, astfel încât primii 4 biți sunt rezultatul unui *xor*, iar următorii ai unui *and* logic, codul Verilog HDL se modifică astfel :

```
genvar i;

generate

for (i = 0; i < 8; i = i + 1)

begin: multiplicare_xor

if (i < 4)

assign x[i] = in1[i] ^ in2[i];

else

assign x[i] = in1[i] & in2[i];
```

```
end
endgenerate
Pentru circuitul de tip barrel shifter descris anterior avem nevoie de
generarea de 2 niveluri de circuite de tip multiplexor:
//declararea de semnale care sa capteze valorile de la fiecare nivel de
mux-uri
wire [3:0] mux_li, mux_l0_1, mux_li_0; //2 niveluri de semnale de 4 biţi
fiecare
assign \ mux\_l0\_1 = \{1'b0, a[3], a[2], a[1]\};
assign mux_l1_1 = {1'b0, 1'b0, mux_li [3], mux_li [2]};
genvar i;
generate
 for (i=0; i<4; i=i+1)
  begin: mux_level_i
       //primul nivel de mux-uri
       mux_2_1 mux_instance0 (.a(mux_l0_1[i]), .b(a[i]), .sel(sel[0]),
.out(mux_li[i]));
       //al doilea nivel de mux-uri
       mux_2_1 mux_instance1 (.a(mux_l1_1[i]), .b(mux_li[i]),
.sel(sel[1]), .out(shift_out[i]));
  end
endgenerate
```

# 3. Implementarea unui circuit barrel shifter cu operand pe 4 biţi, selecţia pe 2 biţi

Se cere implementarea unui circuit barrel shifter folosind multiplexoare 2-1. Se va folosi oricare dintre descrierile aferente multiplexorului. Se va completa codul Verilog HDL de mai sus in vederea implementării circuitului barrel shifter.

# Pas 1 – Crearea unui proiect Xilinx ISE și descrierea unei circuit barrel shifter

Succint vor fi punctate etapele realizării unui proiect nou:

- Pentru pornire ISE: deschideți un terminal și tastați ise
- Creați un proiect nou în directorul workspace: barrel\_shifter\_hex
- În continuare realizați utilizând limbajul de descriere hardware Verilog componenta din figura de mai jos. La *Hierarchy* în tab-ul de *Design* selectați *Project* → *New source* deschide fereastra *New Source Wizard*. Pentru implementarea folosind descrierea Verilog HDL alegeți la *Select Source Type Verilog Module*.

Proiectul va avea patru fișiere sursă:

- mux2\_1 este modulul ce modelează multiplexorul
- *barrel\_shifter* este modulul aferent barrel shifter şi va instanţia modulul *mux2\_I*
- *hex\_7display* este modulul care va implementa decodificatorul pentru afișajul cu 7 segmente;
- barrel\_shifter\_hex instanţiază o unitate barrel\_shifter şi un hex\_7displaz
- Adăugați la proiect un fișier de tip testbench . Project → New source deschide fereastra New Source Wizard, alegeți la Select Source Type – Verilog Test Fixture

Fișierul testbench este următorul.

```
module barrel_shifter_tb;

// Inputs
reg [3:0] data; //intrări date
reg [1:0] sel; //intrări de selecție

//Outputs
wire [3:0] data_out;

// Instantiate the Unit Under Test (UUT)
// realizati instanta pentru circuitul testat
barrel_shifter uut (.a(data), .sel(sel), .shift_out(data_out));
```

```
initial begin

// Initialize Inputs
data=0;
sel = 0;

// Wait 100 ns for global reset to finish
#100;
data=4'b0101; //numărul de deplasat
sel=2'b10; //deplasare cu 2 pozitii
#20;
data=4'b0101; //numărul de deplasat
sel=2'b01; //deplasare cu 1 pozitie
#20;
//toate combinațiile posibile
```

end

endmodule

Simulați circuitul folosind simulatorul ISIM.

#### Pas 3 – Sinteza circuitului

La *Hierarchy* în tab-ul de *View* selectați *Implementation*. Se poate observa că fișierul testbench a dispărut.

În continuare selectați modulul care doriți să-l setați ca și top-level (cel al cărui design va fi programat pe placa FPGA) – *barrel\_shifter\_hex*.

În tabul de *Design* dați click pe *Synthesize->Run*. Alternativa este să dați dublu click pe *Synthesize*.

Remarcați la output-ul din tab-ul *Console*, finalizarea cu succes a operației de sinteză.



### Pas 3 – Implementarea circuitului

Înainte de a trece la configurarea design-ului pe placă mai aven nevoie de crearea fișierului .UCF. Placa folosită este Nexys-2 cu FPGA-ul Spartan3-E 500 FG320. Toate aceste informații se găsesc specificate în manualul plăcii (Nexys-2 Board Reference Manual).

Circuitul pe care dorim sa-l verificăm folosește 6 comutatoare pentru intrări și 1 afișaj cu 7 segmente.

Va fi folosită componenta PmodSWT care este conectata la interfața PMOD2, atunci trebuie consultat manualul aferent acestuia și trebuie identificați pinii pentru conectorul PMOD2 ai plăcii Digilent Nexys2.

Pentru placa Nexys-2, din manual studiați specificația pentru PMOD2 și extrageți informațiile referitoare la pini. Vor fi folosiți pinii indicați mai jos:



În ceea ce privește afișajul cu 7 segmente, se va folosi modulul de expansiune PMODSSD. Acesta va fi conectat la portul de expansiune JC.



Va fi creat fişierul barrel\_shifter\_hex.ucf.

Se va continua prin implementarea și crearea fișierului de configurare .bit.

#### Pas 4 – Configurare placă FPGA

Ultimul pas constă în descărcarea design-ului pe placă.

Din Terminal tastați:

djtgcfg prog -d Nexys2 -i 0 -f barrel\_shifter\_hex.bit

#### 4. Exerciții

Realizati pașii indicați. Completați liniile de cod lipsă. Realizați design-ul și verificați funcționarea pentru barrel shiter-ul modelat.

# Bibliografie:

- [1] Xilinx Xilinx UG695 ISE In Depth Tutorial http://www.xilinx.com/support/documentation/sw\_manuals/xilinx14\_1/ise\_tutorial\_ug695.pdf, 2012
- [2] C. Kief, A. Vera, A. Haddad, Q. Cao. COSMIAC FPGA Tutorials http://cosmiac.org/thrust-areas/education-and-workforcedevelopment/fpga/ate-developed-material/.
- [3] J. F. Wakerly Digital Design: Principles and Practices, 3rd Edition, Prentice Hall, 2000
- [4] J. Bhasker A Verilog HDL Primer, Third Edition Star Galaxy Publishing, 2005
- [5] P. Chu RTL Hardware Design Using VHDL: Coding for Efficiency, Portability, and Scalability, Wiley IEEE Press, 2006
- [6] S. Brown, Z. Vrsaniec Fundamentals of Digital Logic with Verilog Design - McGraw-Hill, 2007
- [7] R. Haskell, D. Hanna Introduction to Digital Design Using Digilent FPGA Boards Block Diagram/Verilog Examples LBE Books, 2009
- [8] Digilent Nexys 2 Reference Manual https://www.digilentinc.com/Data/Products/NEXYS2/Nexys2\_rm.pdf
- [9] Digilent PMODSSD Reference Manual <a href="http://www.digilentinc.com/Products/Detail.cfm?Prod=PMOD-SSD">http://www.digilentinc.com/Products/Detail.cfm?Prod=PMOD-SSD</a>
- [10] Digilent PMODSWT Reference Manual https://www.digilentinc.com/Data/Products/PMOD-SWITCH/Pmod%20SWT\_rm.pdf
- [11] O. Boncalo, A. Amăricăi. "Proiectarea circuitelor digitale folosind Verilog HDL Analiza și Sinteza". Editura Politehnica, 2011.

# COMBINAȚIONAL: BARREL SHIFTER